TY - JOUR AU - Martínez Sarmiento, Fredy Hernán AU - Castiblanco Ortiz, Mariela PY - 2011/01/01 Y2 - 2024/03/28 TI - Rectificador monofásico para UPS con reducción de contenido armónico en la corriente de entrada JF - Tecnura JA - Tecnura VL - 15 IS - 28 SE - Conciencias DO - 10.14483/udistrital.jour.tecnura.2011.1.a02 UR - https://revistas.udistrital.edu.co/index.php/Tecnura/article/view/6707 SP - 23-31 AB - <div style="text-align: justify;"><p>Este artículo presenta el diseño, desarrollo y prueba en laboratorio de un circuito rectificador de alimen­tación monofásica, concebido para la alimentación de potencia eléctrica de sistemas UPS de hasta 5 kW, y con la característica particular de contar con un esquema de reducción de contenido armóni­co en la señal de corriente de entrada, de simple implementación y alta velocidad de respuesta. El prototipo implementado se dotó con un pequeño y muy económico microcontrolador PIC12F675 de microchip como unidad central de control, y se diseñó el circuito de potencia para trabajar en el límite de operación de modo continuo, con la idea de mejorar la eficiencia del sistema.</p><p>De igual manera, se implementó un esquema de control por histéresis como estrategia general para la reducción del contenido armónico, comparando la corriente de entrada con una señal de referencia sinusoidal construida y sincronizada por el microcontrolador para la potencia y el voltaje nominal de salida. Con el fin de verificar la funcionalidad y el desempeño del esquema de diseño, se realizaron simulaciones del circuito de potencia y de su control, y se constru­yó un prototipo de laboratorio de 300 W. En ambos casos, se observó un excelente comportamiento tanto en respuesta dinámica como en reducción de contenido armónico.</p><p> </p></div> ER -